Aktuelle & vergangene Veranstaltungen | Granite River Labs

Storage Developer Konferenz EMEA 2022

Geschrieben von GRL Team | Jun 14, 2022 3:24:00 AM

 

Nehmen Sie mit Granite River Labs (GRL) an der Storage Developer Konferenz (SDC) EMEA 2022 teil! Wir werden über das Thema "PCIe® 6.0 Spezification" sprechen: Fortschrittliche Anwendungen für künstliche Intelligenz und maschinelles Lernen".

Storage Developer Konferenz (SDC) EMEA 2022
Datum: 14. Juni 2022
Zeit: 17.10 Uhr bis 17.30 Uhr, MESZ
Sprecher: Vamshi Kandalla, Chief Strategy Officer, und Miki Takahashi, Executive Vice President of Engineering
Ort: Virtuelle Konferenz, Track 2

 

Granite River Labs erläuterte untersuchte in dieser Präsentation die Vorteile der PCIe® 6.0-Architektur für KI/ML-Workloads und ihre Auswirkungen auf Cloud-Rechenzentren der nächsten Generation

 

Granite River Labs (GRL) nimmt an der Storage Developer Conference Konferenz (SDC) EMEA 2022 teil. Vamshi Kandalla, Chief Strategy Officer, und Miki Takahashi, Executive Vice President of Engineering, werden über das Thema "PCIe® 6.0 Specification" sprechen: Förderung von Anwendungen für künstliche Intelligenz und maschinelles Lernen".

In den letzten drei Jahrzehnten hat die PCI-SIG® eine Reihe von branchenführenden PCI Express® (PCIe®)-Spezifikationen entwickelt, die der steigenden Nachfrage nach einem Interconnect mit hoher Bandbreite und niedriger Latenz für rechenintensive Systeme in verschiedenen Marktsegmenten wie Rechenzentren, künstliche Intelligenz und maschinelles Lernen (AI/ML), High-Performance Computing (HPC) und Speicheranwendungen voraus sind.
Anfang 2022 gab die PCI-SIG die PCIe® 6.0-Spezifikation für ihre Mitglieder frei und verdoppelte damit die Datenrate der PCIe 5.0-Spezifikation auf 64 GT/s (bis zu 256 GB/s bei einer x16-Konfiguration). Um hohe Datenübertragungsraten bei geringer Latenz zu erreichen, bietet die PCIe® 6.0-Technologie innovative neue Funktionen wie Pulse Amplitude Modulation with 4 Levels (PAM4) Signalisierung, Forward Error Correction (FEC) mit geringer Latenz und Flit-basierte Kodierung. Die PCIe® 6.0-Technologie ist eine optimale Lösung, um die Anforderungen von Anwendungen der künstlichen Intelligenz und des maschinellen Lernens zu erfüllen, die häufig Transportkanäle mit hoher Datenbandbreite und geringer Latenz erfordern.


Falls Sie die Präsentation verpasst haben, haben wir sie im Folgenden in drei Hauptpunkten zusammengefasst:

  •  Vorteile der PCIe® 6.0-Architektur für künstliche Intelligenz und maschinelles Lernen (AI/ML) Arbeitsbelastung
      • Zu den Vorteilen der PCIe® 6.0-Technologie gehören die Erhöhung der Datenrate auf 64 GT/s, die Verdopplung der Datenrate der PCIe 5.0-Spezifikation, die Ermöglichung schnellerer Datenübertragungen mit geringer Latenz, die Abwärtskompatibilität und der geringere Stromverbrauch, da der Datenverkehr auf einer reduzierten Anzahl von Lanes laufen kann, um Strom zu sparen, aber dennoch immer mindestens eine aktive Lane beibehalten wird, um einen ununterbrochenen Datenfluss zu ermöglichen
      • Zu den wichtigsten Merkmalen von PCIe® 6.0 gehören der hocheffiziente Fehlerkorrekturmechanismus, niedrige Latenzzeiten und hohe Zuverlässigkeit, der L0p-Stromversorgungsstatus und das neue TLP-Format.
  • Auswirkungen der PCIe 6.0-Technologie auf Cloud-Rechenzentren der nächsten Generation
    • o Die Entwicklung des Rechenzentrums wird durch eine Reihe von Trends vorangetrieben. Der rote Faden ist jedoch die explosionsartige Zunahme der Datenmenge und der Bedarf an immer größerer Bandbreite.
    • Die PCIe 6.0-Architektur sorgt für die erforderliche Geschwindigkeit zwischen den Netzwerkschnittstellen von Servern und Schaltern und dient außerdem als wichtige Brücke zwischen CPUs und KI-Beschleunigern im Rechenzentrum.

  • Potenzielle Anwendungsfälle für künstliche Intelligenz und maschinelles Lernen (AI/ML) für PCIe® 6.0-Technologie
    • o Zu den Anwendungsfällen gehören präventive Wartung, Kühlung, Energiemanagement, Sicherheit und Workload-Management

 

Weitere Informationen finden Sie auf der Seite der Storage Developers Conference EMEA.


GRL hat kürzlich unser neuestes Angebot an Softwarelösungen zur Automatisierung von elektrischen Konformitätstests angekündigt: PCIe 5.0 Transmitter, Receiver und PLL Peaking und Loop Bandwidth. Unsere PCIe 5.0 PLL Bandwidth und Peaking Lösung wurde von PCI-SIG für PCIe 5.0 Konformitätstests zugelassen. Mit 7 Labors weltweit kann GRL bei den PCIe 5.0-, 4.0- und früheren Basis- (ASIC) und CEM- (System) Spezifikationsvorbereitungstests helfen.